
運(yùn)放輸入是高阻抗的,它們接入電路幾乎是沒有影響的
運(yùn)放的兩個(gè)輸入可以具有不同的輸入電壓,它們沒有必要必須相等
運(yùn)放的開環(huán)增益非常大
由于運(yùn)放的高開環(huán)增益及輸出的(軌到軌)限制,如果一個(gè)輸入高過另一個(gè)輸入
輸出就 將“靠軌”到其最大值或者最小值,運(yùn)放的這應(yīng)用常被稱比較電路
負(fù)反饋
運(yùn)放的負(fù)反饋配置是唯一可以假定V+=V的情況
運(yùn)放的高輸入阻抗和低輸出阻抗的特點(diǎn),使我們很容易計(jì)算簡單的電阻網(wǎng)絡(luò)構(gòu)成反饋回路的影響
運(yùn)放的高開環(huán)增益的特點(diǎn),使得負(fù)反饋這種特殊情況輸出增益近似等于1/H
運(yùn)發(fā)是為了易于實(shí)現(xiàn)放大而發(fā)明出來的,所以不應(yīng)該把它搞的那么難。
正反饋
運(yùn)放是輸入高阻抗的,意味著沒有電流輸入
運(yùn)放輸出是低阻抗
只有反饋的情況下,運(yùn)放的V+=V,如果正反饋它們未必相等
設(shè)置正確的情況下,運(yùn)放正反饋會(huì)產(chǎn)生遲滯現(xiàn)象
正反饋可以將一個(gè)輸出鎖定在一個(gè)狀態(tài)并且保持在那種狀態(tài)
具有延時(shí)的正反饋會(huì)產(chǎn)生震蕩
運(yùn)放發(fā)明是為了是事情更加容易做,所以不要把它想的太難
反向比例的運(yùn)算電路的優(yōu)缺點(diǎn)
1.沒有共模信號(hào)的輸入,提高的運(yùn)放性能
2.對(duì)于輸入信號(hào)來說,所接的負(fù)載不是無窮大的。
同向比例的運(yùn)算電路的優(yōu)缺點(diǎn)
1.兩個(gè)輸入電壓不在是0V,會(huì)降低的運(yùn)放性能
2.對(duì)于輸入信號(hào)來說,所接的負(fù)載是無窮大的。
3.對(duì)于高內(nèi)阻信號(hào),使用同相比例電路是一個(gè)明智的選擇
---------------------------------------------------------------------------------------------------------------
反向比例的運(yùn)算電路的優(yōu)缺點(diǎn)
1.沒有共模信號(hào)的輸入,提高的運(yùn)放性能
2.對(duì)于輸入信號(hào)來說,所接的負(fù)載不是無窮大的。
同向比例的運(yùn)算電路的優(yōu)缺點(diǎn)
1.兩個(gè)輸入電壓不在是0V,會(huì)降低的運(yùn)放性能
2.對(duì)于輸入信號(hào)來說,所接的負(fù)載是無窮大的。
3.對(duì)于高內(nèi)阻信號(hào),使用同相比例電路是一個(gè)明智的選擇
實(shí)際應(yīng)用中的注意事項(xiàng)
運(yùn)放不穩(wěn)定的根源來自運(yùn)放內(nèi)部和外部的遲滯效應(yīng)(相移)。
1.微小的遲滯便能導(dǎo)致震鈴的發(fā)生,所以應(yīng)盡量減小反饋回路的電容值。
2.可以通過引入”高通環(huán)節(jié)“來彌補(bǔ)遲滯效應(yīng),這就是相位補(bǔ)償。
3.一般認(rèn)為振鈴的過沖不大于20%才是穩(wěn)定的 。
在某個(gè)頻率下的遲滯導(dǎo)致負(fù)反饋?zhàn)優(yōu)檎答仯?180°相移),并且該頻率信號(hào)反饋回運(yùn)放后的總開環(huán)增益大于0dB(1倍)就會(huì)發(fā)生激烈的自激震蕩。
1.一定記住,考查“雞生蛋,蛋孵雞”時(shí),看的是開環(huán)增益,而不是一般求解運(yùn)放電路的時(shí)用到的閉環(huán)放大電路。
2.由于單位增益(緩沖器接法)時(shí),輸出信號(hào)全部反饋回運(yùn)發(fā)這種情況最容易滿足“雞生蛋,蛋孵雞”的,所以才會(huì)有專門的“單位增益穩(wěn)定運(yùn)放”。
3.實(shí)際應(yīng)用中,只有當(dāng)開環(huán)增益為0dB(1倍)時(shí),相位不超過135°(相當(dāng)于45°的余量)才才認(rèn)為事穩(wěn)定的。
比較器震蕩的原因是信號(hào)和電源噪聲。
1)噪聲導(dǎo)致信號(hào)在比較門值附近“搖擺不定”,從而引發(fā)輸出結(jié)果高低反復(fù)。越是高速運(yùn)放,對(duì)噪聲越敏感。
2)引入正反饋后,相當(dāng)于變成了施密特比較器,這不僅應(yīng)用在模擬比較器中,而且也應(yīng)用多數(shù)MCU的IO電路中,避免IO輸入邏輯“震蕩”。
————————————————
版權(quán)聲明:本文為CSDN博主「夜場工程師」的原創(chuàng)文章,遵循CC 4.0 BY-SA版權(quán)協(xié)議,轉(zhuǎn)載請(qǐng)附上原文出處鏈接及本聲明。
原文鏈接:https://blog.csdn.net/abc123007q/article/details/121540236